Đồ án Dùng flipflop thiết kế bộ đếm 8 bit có chức năng mr, load, up-Down, hiển thị led 7 đoạn

MỤC LỤC

LỜI CẢM ƠN.1

LỜI NÓI ĐẦU.2

CHƯƠNG 1 : CÁC CỔNG LOGIC VÀ MẠCH TỔ HỢP LOGIC

1.1 Các cổng logic cơ bản 5

1.1.1. Cổng hoặc (OR gate) 5

1.1.2. Cổng và (AND gate) 7

1.1.3. Cổng đảo (NOT gate) 8

1.1.4. Cổng và đảo (NAND gate) 8

1.1.5. Cổng hoặc đảo (NOR gate) 9

1.1.6. Cổng hoặc loại trừ (EXOR gate) 10

1.1.7. Cổng hoặc loại trừ đảo (EXNOR gate) 11

1.2 Các mạch tổ hợp logic .11

1.2.1 Mạch mã hoá.11

1.2.2 Mạch giải mã.13

1.2.3 Các IC giải mã và mã hoá thông dụng.15

CHƯƠNG 2 : MẠCH FLIP-FLOP VÀ ỨNG DỤNG

2.1 Các fip-flop thông dụng.18

2.1.1 Flip-Flop RS .18

2.1.2 Flip-Flop JK 19

2.1.3 Flip-Flop T 20

2.1.4 Flip-Flop D 21

2.2 Mạch đếm

2.2.1 Khái niệm và phân loại.21

2.2.2 Mạch đếm không đồng bộ.22

2.2.3 Các IC đếm thông dụng.23

CHƯƠNG 3 : THIẾT KẾ MẠCH 8 BIT

3.1 Sơ đồ khối mạch.30

3.1.1 Khối nguồn.30

3.1.2 Khối tạo xung.34

3.1.3 Khối đếm.38

a, Bảng trạng thái.

b, Biểu thức logic.

c, Sơ đồ mạch.

3.1.4 Khối giải mã.45

3.1.5 Khối hiện thị.49

3.2 Sơ đồ lắp giáp.50

Kết luận và kiến nghị.

 

doc57 trang | Chia sẻ: lethao | Lượt xem: 6284 | Lượt tải: 2download
Bạn đang xem trước 20 trang tài liệu Đồ án Dùng flipflop thiết kế bộ đếm 8 bit có chức năng mr, load, up-Down, hiển thị led 7 đoạn, để xem tài liệu hoàn chỉnh bạn click vào nút DOWNLOAD ở trên

Các file đính kèm theo tài liệu này:

  • docDùng flipflop thiết kế bộ đếm 8 bit có chức năng MR,LOAD,UP-DOWN, hiển thị led 7 đoạn.doc
  • dsndem 8 bit da chuc nang.hien thi led 7 doan.DSN
  • pptDO AN .ppt